Domstic Patent

  • Domestic Patent

  1. 공유 노드에 기반한 극부호 복호화 방법 및 그 복호화 장치, 2019년 2월 출원.

  2. 고속 딥러닝을 위한 컨볼루션 방법, 2018년 12월 출원.

  3. 4채널 입력을 이용하는 컨볼루션 신경망 기반의 유방 영상 분석 방법 및 그 시스템, 2018년 9월 출원.

  4. 캡슐내시경의 촬영 제어 방법 및 시스템, 2018년 6월 출원.

  5. 담도 폐쇄 모니터링 시스템 및 방법, 2018년 11월 출원.

  6. 개인 맞춤형 황달 진단 시스템 및 이를 위한 영상 획득 보조 장치, 2017년 10월 출원.

  7. 딥러닝 컨볼루션 신경망의 고속 추론을 위한 컴볼루션 연산 방법 및 저전력 장치, 2017년 10월 출원.

  8. 지능형 캡슐내시경 및 이를 이용한 촬영 방법, 2017년 5월 출원.

  9. 캡슐내시경의 촬영 제어 방법 및 시스템, 2017년 5월 출원.

  10. 이미지 기반 황달 진단 방법 및 장치, 이미지 기반 황달 진단 보조 장치, 2017년 10월 등록.

  11. 히스토리 기반의 CU 깊이 결정 방법 및 장치, 2017년 10월 등록.

  12. 8-병렬 엠디씨 구조를 적용한 고속 푸리에 변환 장치, 2016년 8월 등록.

  13. 저밀도 패리티 검사 코드의 복호화 방법 및 그 장치,2016년 5월 등록.

  14. HEVC 부호화 장치 및 그 인트라 예측 모드 결정 방법, 2016년 5월 등록.

  15. 비트-직렬 방식 LDPC 복호기를 위한 두 최소값 탐색 알고리즘, 2016년 4월 등록.

  16. 저밀도 패리티 검사 부호의 복호 연산복잡도를 감소시키기 위한 새로운 강제 수렴 기법, 2016년 2월 등록.

  17. 고속 푸리에 변환 장치, 2015년 9월 등록.

  18. 텍스쳐 기반 블록 분할을 이용한 새로운 프레임 보간 기법, 2015년 7월 등록.

  19. HEVC의 고속 처리를 위한 텍스쳐 부호화 장치 및 방법, 2016년 6월 등록.

  20. 다중 루프 탈출을 지원하는 하드웨어 가속 장치, 2013년 12월 등록.

  21. 다중 병렬 연산을 지원하는 임베디드 프로세서용 ME 명령어 및 하드웨어 구조, 2013년 10월 등록.

  22. 화면 내 화소 예측을 이용한 새로운 프레임율 증가 변환 방법, 2013년 8월 등록.

  23. QPSK 신호에서 낮은 복잡도를 가지는 고속 반송파 복원 회로 설계, 2013년 4월 등록.

  24. OFDM시스템을 위한 MRMDC구조의 고속 푸리에 변환 장치, 2013년 3월 등록.

  25. OFDM 시스템을 위한 MRMDC 구조의 고속 푸리에 변환 장치, 2013년 3월 등록.

  26. 동영상 부호화를 위한 움직임 추정 방법 및 장치, 2012년 9월 등록.

  27. 다른 두 radix 알고리즘 간의 복소 곱셈기를 줄인 저면적 MRMDC 구조를 적용한 고속 푸리에 변환 장치, 2012년 1월 출원.

  28. 데이터 인코딩, 디코딩 방법 및 그 장치, 2011년 12월 등록.

  29. S-DCME 알고리즘을 사용하는 4채널 3-병렬 리드솔로몬 복호기, 2010년 7월 출원.

  30. 에이치닷264에이브이씨 코덱 시스템의 가중치 예측방법, 2011년 7월 등록

  31. 소프트-결정 디매핑 알고리즘 수행 장치, 2009년 12월 출원

  32. 리드-솔로몬 복호기의 에스-디씨엠이 알고리즘 및 그 연산 회로, 2009년 7월 등록.

  33. 다양한 멀티미디어 코덱에 사용되는 움직임 추정연산방법 및 그 연산 회로, 2009년 5월 등록.

  34. 저밀도 패러티 검사 부호의 복호 복잡도를 감소시키는 방법 및 장치, 2009년 4월 출원.

  35. 주파수 오차 추정기 및 그것의 주파수 오차 추정 방법, 2008년 12월 출원.

  36. DVB-S2 시스템에서의 프레임 동기 회로, 2008년 12월 출원.

  37. 참조 프레임 선택을 이용한 고성능 멀티미디어 코덱에 사용되는 다중 참조 움직임 추정 연산방법, 2008년 2월 출원.

  38. 프로그래머블 프로세서에서 MPEG-2 또는 MPEG-4 AAC 오디오 복호 알고리즘을 처리하기 위한 회로및 연산방법, 2007년 10월 등록

  39. 프로그래머블 프로세서에서 MPEG-2 또는 MPEG-4 AAC 오디오 복호 알고리즘을 처리하기 위한 회로및 연산방법, 2007년 9월 등록

  40. 프로그램 가능한 프로세서의 비트조작 연산회로 및 방법, 2006년 11월 등록.

  41. 고속 퓨리에 변환을 이용한 혼합-기수방식의 변조장치, 2006년 2월 등록

  42. 전치부호의 상호 상관값의 최소값을 이용한 프레임 동기 획득 회로 및 그 회로를 이용한 프레임 동기 획득 방법, 2005년 11월 등록.

  43. 프로그래머블 프로세서에서의 고속 푸리에 변환 연산회로 및 연산방법, 2005년 6월 등록.

  44. 에러궤환을 이용한 블라인드 적응결정 궤환 등화기, 2005년 3월 등록.

  45. 다항식 접합 및 확장 채널추정 방법과 다중 슬롯 인터리빙방법을 사용한 사전등화 방식의 부호화된 MC-CDMA/TDD 상향 링크 시스템과 그 시스템에서의 추정 방법 및 다중 슬롯 인터리빙 방법, 2004년 11월 출원.

  46. 연선을 이용하는 이더넷 수신기의 디지털 신호 처리 장치, 2004년 10월 출원

  47. 리드-솔로몬 복호기의 고속 수정 유클리드 알고리즘 연산방법 및 연산회로, 2004년 6월 등록.

  48. 디에스피 프로세서 및 마이크로 프로세서의 실시간 영상 데이터 처리를 위한 연산회로 및 연산방법, 2004년 5월 등록.

  49. 피알엠엘 하드디스크 드라이브용 에프아이알 필터, 2004년 3월 등록.

  50. 프로그래머블 프로세서에서의 고속 에프에프티 연산을 위한 에프에프티 연산방법 및 그 연산을 실행하기 위한 에프에프티 연산 회로, 2004년 1월 등록.

  51. 개별 다중 톤 시스템을 위한 클럭 타이밍 복원 회로 및 클럭 타이밍 복원방법, 2003년 12월 등록

  52. 프로그래머블 프로세서에서의 비터비 디코딩 연산방법 및 그 연산 방법을 실행하기 위한 연산회로 , 2003년 12월 등록.

  53. 직교 주파수 분할 다중화 신호의 자동 이득 조정 장치 및 그 장치를 이용한 자동이득 조정 방법, 2003년 8월 등록.

  54. 씨디엠에이 통신 시스템의 확산 및 변조기, 2002년 11월 출원.

  55. DFE 구조를 갖는 등화기, 2002년 5월 등록

  56. 유크리드 알고리즘 연산회로, 2001년 6월 등록.

  57. 리드-솔로몬 부호화 및 복호화를 위한 프로그래머블 프로세서의 유한체 연산기 회로 및 연산방법, 2001년 4월 출원.

  58. 디지털 TDL 필터 및 이진데이터의 필터링 방법, 2000년 11월 등록.

  59. 디지탈 통신 수신기의 타이밍 복구회로 및 타이밍 복구 방법, 1999년 12월 등록.

  60. 전용의 곱셈기 및 나눗셈기가 없는 곱셈 및 나눗셈 연산회로, 1999년 9월 등록.

  61. 디지털 필터의 가변탭 구조 및 그의 곱셈회로, 1999년 9월 등록.

  62. 단일의 천이누적 회로를 이용한 컨볼루션 필터, 1999년 7월 등록

  63. 영상신호의 불림 및 녹임 연산을 위한 하드웨어 장치, 1999년 3월 등록

COPYRIHGT © 2019 by ICT-SoC Lab. All right reserved.